loading...
همه چیز از همه جا
mrx بازدید : 17 سه شنبه 29 دی 1394 نظرات (0)

ترجمه مقاله روشی برای کاهش نشتی در مدارات CMOS



قیمت: ۱۵۰۰۰۰ریال     تعداد صفحات: 27    کد محصول :3897



 

  موضوع :

LECTOR: روشی برای کاهش نشتی در مدارات CMOS

فرمت فایل: WORD  (قابل ویرایش )

چکیده

در مدارات سیموس،کاهش ولتاژ آستانه به دلیل مقیاس بندی ولتاژ،منتهی به جریان نشتی زیرآستانه و در نتیجه تلفات توان ایستا (استاتیک) می شود. در اینجا ما روشی تازه به نام LECTOR برای طراحی گیت های سیموس که به  طور قابل توجهی جریان نشتی را بدون افزایش تلفات توان پویا (دینامیک) کاهش می دهد، ارایه می کنیم. در روش پیشنهاد شده ما،دو ترنزیستور کنترل نشتی (یکی نوع n و دیگری نوع p) در درون دروازه های منطقی که ترمینال گیت هر ترانزیستور کنترل نشتی (LCT) توسط منبع گیت دیگر کنترل می شود را معرفی می کنیم. در این آرایش،یکی از LCTها (منظور ترانزیستورهای کنترل نشتی) همیشه به ازای هر ترکیب ورودی،نزدیک به ولتاژ قطع می باشد. این مقاومت مسیر

mrx بازدید : 0 سه شنبه 29 دی 1394 نظرات (0)

ترجمه مقاله روشی برای کاهش نشتی در مدارات CMOS



قیمت: ۱۵۰۰۰۰ریال     تعداد صفحات: 27    کد محصول :3897



 

  موضوع :

LECTOR: روشی برای کاهش نشتی در مدارات CMOS

فرمت فایل: WORD  (قابل ویرایش )

چکیده

در مدارات سیموس،کاهش ولتاژ آستانه به دلیل مقیاس بندی ولتاژ،منتهی به جریان نشتی زیرآستانه و در نتیجه تلفات توان ایستا (استاتیک) می شود. در اینجا ما روشی تازه به نام LECTOR برای طراحی گیت های سیموس که به  طور قابل توجهی جریان نشتی را بدون افزایش تلفات توان پویا (دینامیک) کاهش می دهد، ارایه می کنیم. در روش پیشنهاد شده ما،دو ترنزیستور کنترل نشتی (یکی نوع n و دیگری نوع p) در درون دروازه های منطقی که ترمینال گیت هر ترانزیستور کنترل نشتی (LCT) توسط منبع گیت دیگر کنترل می شود را معرفی می کنیم. در این آرایش،یکی از LCTها (منظور ترانزیستورهای کنترل نشتی) همیشه به ازای هر ترکیب ورودی،نزدیک به ولتاژ قطع می باشد. این مقاومت مسیر

mrx بازدید : 55 سه شنبه 29 دی 1394 نظرات (0)

ترجمه مقاله روشی برای کاهش نشتی در مدارات CMOS



قیمت: ۱۵۰۰۰۰ریال     تعداد صفحات: 27    کد محصول :3897



 

  موضوع :

LECTOR: روشی برای کاهش نشتی در مدارات CMOS

فرمت فایل: WORD  (قابل ویرایش )

چکیده

در مدارات سیموس،کاهش ولتاژ آستانه به دلیل مقیاس بندی ولتاژ،منتهی به جریان نشتی زیرآستانه و در نتیجه تلفات توان ایستا (استاتیک) می شود. در اینجا ما روشی تازه به نام LECTOR برای طراحی گیت های سیموس که به  طور قابل توجهی جریان نشتی را بدون افزایش تلفات توان پویا (دینامیک) کاهش می دهد، ارایه می کنیم. در روش پیشنهاد شده ما،دو ترنزیستور کنترل نشتی (یکی نوع n و دیگری نوع p) در درون دروازه های منطقی که ترمینال گیت هر ترانزیستور کنترل نشتی (LCT) توسط منبع گیت دیگر کنترل می شود را معرفی می کنیم. در این آرایش،یکی از LCTها (منظور ترانزیستورهای کنترل نشتی) همیشه به ازای هر ترکیب ورودی،نزدیک به ولتاژ قطع می باشد. این مقاومت مسیر

اطلاعات کاربری
  • فراموشی رمز عبور؟
  • نویسندگان
    آمار سایت
  • کل مطالب : 30878
  • کل نظرات : 9
  • افراد آنلاین : 92
  • تعداد اعضا : 1
  • آی پی امروز : 429
  • آی پی دیروز : 705
  • بازدید امروز : 5,518
  • باردید دیروز : 17,923
  • گوگل امروز : 0
  • گوگل دیروز : 4
  • بازدید هفته : 26,899
  • بازدید ماه : 26,899
  • بازدید سال : 132,620
  • بازدید کلی : 2,262,833